54 lines
2.4 KiB
Markdown
54 lines
2.4 KiB
Markdown
# PCB 差分布线
|
||
|
||
TODO:
|
||
|
||
## 1. 为什么要差分布线
|
||
|
||
## 2. 差分线对的基本构型
|
||
|
||
![多种多样的差分布线对](./img/PCB_差分布线/001.png)
|
||
|
||
## 3. 差分线的主要参数和技术指标
|
||
|
||
### 3.1. 板
|
||
|
||
## 4. Polar Si9000 阻抗计算工具及使用
|
||
|
||
## 5. KiCAD 差分与等长布线
|
||
|
||
### 5.1. 差分规则设置
|
||
|
||
同时使用了通配符和正则表达式。建议只使用确定的正则表达式匹配规则,避免歧义。
|
||
|
||
### 5.2. 差分布线
|
||
|
||
### 5.3. 调整单根布线长度
|
||
|
||
### 5.4. 调整差分对布线偏移
|
||
|
||
### 5.5. 调整差分对布线长度
|
||
|
||
### 5.6. 等长布线的注意事项
|
||
|
||
1. 过孔和不同层的同一布线将被统计到线长度中,因此不用担心打孔或不同层布线的情况;
|
||
2. 布线断开处将被认为是两条线,长度会分别统计。可以利用此规则排除不需要计算线长的布线分支,只要断开与该分支的连接即可。认为线的断开处包括:
|
||
1. 同一线上不同线宽的线的连接处;
|
||
2. 同一方向连接的两条线没有合并成一条的连接部;
|
||
3. 线中存在独立为连接点的情况;
|
||
4. 线与线/线与过孔等没有良好连接的部分;
|
||
5. 线经过元件以后。
|
||
|
||
![布线断开处](img/PCB_差分布线/002.png)
|
||
|
||
## 外部参考资料
|
||
|
||
1. [Nightly Build](https://downloads.kicad.org/kicad/windows/explore/nightlies)
|
||
2. [PCB上形式多种多样的差分线对,平衡+等长的原则是一样的](https://www.bilibili.com/video/BV19z4y1J7gH/?spm_id_from=333.788&vd_source=39828f775e4351350ea464b48d3a004b)
|
||
3. [差分线设计要点](https://www.bilibili.com/video/BV1o14y1d77N/?spm_id_from=333.788.recommend_more_video.2&vd_source=39828f775e4351350ea464b48d3a004b)
|
||
4. [遇到两层板走差分线,我是这样做阻抗匹配设计和等长设计](https://baijiahao.baidu.com/s?id=1705860164618608422&wfr=spider&for=pc)
|
||
5. [双面板SOC系统硬件开发设计概要](https://www.icspec.com/news/article-details/2179773)
|
||
6. [嘉立创技术指导:阻抗设计说明](https://www.jlc.com/portal/server_guide_38565.html)
|
||
7. [嘉立创层压结构](https://tools.jlc.com/jlcTools/#/impedanceDefaultTemplate)
|
||
8. [嘉立创阻抗计算神器](https://tools.jlc.com/jlcTools/index.html#/impedanceCalculatenew)
|
||
9. [PCB 传输线教程(上):基于 Polar Si9000 与嘉立创工艺的传输线设计](https://blog.csdn.net/Surrea1/article/details/130325719)
|