完善 LVDS 资料.

Signed-off-by: rick.chan <chenyang@autoai.com>
This commit is contained in:
rick.chan 2020-11-23 16:13:33 +08:00
parent 69bd6e9105
commit 7ad0a36218
9 changed files with 62 additions and 1 deletions

Binary file not shown.

After

Width:  |  Height:  |  Size: 54 KiB

Binary file not shown.

After

Width:  |  Height:  |  Size: 79 KiB

Binary file not shown.

After

Width:  |  Height:  |  Size: 233 KiB

Binary file not shown.

After

Width:  |  Height:  |  Size: 148 KiB

Binary file not shown.

After

Width:  |  Height:  |  Size: 93 KiB

Binary file not shown.

After

Width:  |  Height:  |  Size: 195 KiB

Binary file not shown.

After

Width:  |  Height:  |  Size: 110 KiB

Binary file not shown.

After

Width:  |  Height:  |  Size: 115 KiB

View File

@ -107,7 +107,68 @@ M-LVDS 相对于 LVDS 的额外特性包括:
![其他差分技术](img/细说_LVDS/011.jpg)
## 5.小结
## 5.接口电路
在液晶显示器中LVDS 接口电路包括两部分,即驱动板侧的 LVDS 输出驱动电路LVDS 发送器),和液晶面板侧的 LVDS 输入接口电路LVDS 接收器。LVDS 发送器将驱动板主控芯片输出的 TTL 电平并行 RGB 数据信号和控制信号转换为低压串行 LVDS 信号,然后通过驱动板与液晶板之间的柔性电缆(排线)将信号传送到液晶面板侧的 LVDS 接收器LVDS 接收器再将串行信号转换为 TTL 电平的并行信号,送往液晶面板侧的 LVDS 接收器LVDS 接收器再将串行信号转换为 TTL 电平的并行信号,送往液晶屏时序控制与行列驱动电路。下图为 LVDS 接口电路的组成示意图。
![LVDS 接口电路](img/细说_LVDS/012.png)
在数据传输过程中还必须有时钟信号的参与LVDS 接口无论传输数据还是传输时钟都采用差分信号对的形式进行传输,所谓信号对,只是 LVDS 接口电路中,每一个数据传输通道或时钟传输通道的输出都为两个信号(正输出端和负输出端),需要说明的是,不同的液晶显示器,其驱动板上的 LVDS 发送器不尽相同,有些 LVDS 发送器为一片或两片独立的芯片(如果 DS90C383,有些则集成在主控芯片中。
### 5.1.LVDS 输出接口电路类型
与TTL输出接口相同LVDS输出接口也分为一下四个类型
1. 单路6位LVDS输出接口
2. 双路6位LVDS输出接口
3. 单路8位1TL输出接口
4. 双路8位1TL输出接口
#### 5.1.1.单路 6 位 LVDS 输出接口
这种接口电路中,采用单路方式传输,每个基色(即 RGB 三色中的其中任意一种颜色)信号采用 6 位数据XOUT0+、XOUT0-、XOUT1+、XOUT1-、XOUT2+、XOUT2-),一共 18 位 RGB6bit * 3(RGB)数据,因此也称 18 位或者 18bit LVDS 接口。
![单 6](img/细说_LVDS/013.png)
#### 5.1.2.双路 6 位 LVDS 输出接口
这种接口电路中采用双路方式传输每个基色信号采用6位数据其中奇路数据为 18 位,偶路数据为 18 位,共 36 位数据,因此,也称 36 位或 36bit LVDS 接口。
![双 6](img/细说_LVDS/014.png)
#### 5.1.3.单路 8 位 LVDS 输出接口
这种接口电路,采用单路方式传输,名基色信号采用 8 位数据XOUT0+XOUT0-XOUT1+XOUT1-XOUT2+XOUT2-XOUT3+XOUT3-)共 24 位 RGB 数据8bit*3因此也称 24 位或 24bit LVDS 接口。
![单 8](img/细说_LVDS/015.png)
另一种单路 8 位 LVDS 输出接口如下:
![单 8](img/细说_LVDS/016.png)
#### 5.1.4.双路 8 位 LVDS 输出接口
这种接口电路中,采用双路方式传输,每个基色信号采用 8 位数据,其中奇路数据为 24 位,偶路数据为 24 位,共 48 位 RGB 数据,因此,也称作 48 位或 48bit LVDS 接口。
![双 8](img/细说_LVDS/017.png)
## 6.数据格式
LVDS 接口电路中将像素的并行数据转换为串行数据的格式主要有两种标准VESA 和 JEIDA。
VSEA 标准如下图所示:
![VSEA 标准](img/细说_LVDS/018.png)
JEIDA 标准是由日本电子行业开发协会(JAPANELECTRONIC INDUSTRY DEVELOPMENT ASSOCIATION)制定的标准,其格式如下:
![JEIDA 标准](img/细说_LVDS/019.png)
对于 JEIDA格式需要注意的是如果像素为 6bit RGB则每个通道只需要最上面的 3 对数据线,其中的 R9…R4, G9…G4, B9…B4 对应实际的 R5…R0, G5…G0, B5…B0同样如果像素是 8 bit RGB则每个通道只需要靠上面的 4 对数据线,其中的 R9…R2, G9…G2, B9…B2 对应实际的 R7…R0, G7…G0, B7…B0。
另外COLOR MAPPING 也可以采用自定义格式,只要 LVDS 发送端和接受端采用相同的映射顺序,就可以显示正确的色彩。
## 7.小结
LVDS的优势包括